三星电子调整FOPLP封装研发方向 聚焦415mm×510mm基板求平衡

   发布时间:2026-03-05 03:08 作者:赵云飞

三星电子近期对其下一代FOPLP(面板级扇出封装)技术的面板尺寸策略作出重大调整,将研发重心从原有的600mm×600mm规格转向415mm×510mm规格。这一决策源于对生产效率与封装质量的综合考量,旨在为未来AI芯片的大规模商用铺平道路。

面板尺寸的扩大虽能显著提升单次处理的芯片数量——据测算,FOPLP的生产效率可达传统FOWLP(扇出型晶圆级封装)的三倍,但同时也带来边缘翘曲风险增加的技术难题。此前三星将FOPLP应用于小尺寸移动端应用处理器时,该问题尚不突出,但在面向大型AI芯片封装时,翘曲问题可能对封装良率产生严重影响。新采用的415mm×510mm规格被视为平衡效率与质量的折中方案,既保留了面板级封装的产能优势,又降低了大规模生产中的技术风险。

当前,FOPLP与玻璃中介层等新型封装技术已成为台积电、三星电子、英特尔等半导体巨头竞争的焦点。随着AI芯片需求爆发式增长,现有CoWoS(晶圆基底芯片封装)及其衍生技术的产能瓶颈日益凸显,成为制约供应链稳定的关键环节。三星此次技术路线调整,既是对市场需求的响应,也体现了其在先进封装领域与台积电等对手正面竞争的战略意图。

行业分析指出,面板尺寸的优化需要重新设计生产线设备参数,这可能带来短期研发成本上升,但长期看将增强三星在AI芯片封装市场的竞争力。特别是对于需要高密度互连的大型计算芯片,FOPLP技术通过减少中介层使用,有望降低封装成本并提升信号传输效率。不过,新规格的量产稳定性仍需通过实际生产验证,其能否真正解决翘曲问题将成为技术成败的关键。

 
 
更多>同类内容
全站最新
热门内容
 
智快科技微信账号
微信群

微信扫一扫
加微信拉群
电动汽车群
科技数码群